友情提示:本站提供全國400多所高等院校招收碩士、博士研究生入學考試歷年考研真題、考博真題、答案,部分學校更新至2012年,2013年;均提供收費下載。 下載流程: 考研真題 點擊“考研試卷””下載; 考博真題 點擊“考博試卷庫” 下載
成都信息工程大學
2018 年碩士研究生入學考試自命題科目 考試大綱: 考試階段:復試 科目滿分值:100 考試科目:數字邏輯設計 科目代碼: 考試方式:閉卷筆試 考試時長:180 分鐘 一、科目的總體要求 主要考察學生對《數字電路邏輯設計》課程中基本知識、原理以及 技能的掌握情況,以及將相關知識用于分析和設計具體數字邏輯電路的 能力。 二、考核內容與考核要求 《數字邏輯設計》共包含五個部分的內容:數制和編碼、邏輯代數 基礎、邏輯門電路、組合邏輯電路的分析和設計、時序邏輯電路的分析 和設計。 (一)第一部分“數制和編碼” 1、(掌握)數制及其轉換規則; 2、(掌握)碼制和常用編碼(BCD 碼和可靠性編碼)。 (二)第二部分“邏輯代數基礎” 1、(掌握)基本邏輯運算與復合邏輯運算; 2、(掌握)邏輯代數基本定律及基本規則; 3、(掌握)邏輯函數的表示及化簡。 (三)第三部分“邏輯門電路” (掌握)二極管、三級管和 MOS 管的基本開關特性。 (四)第四部分“組合邏輯電路的分析和設計” 1、(掌握)組合邏輯電路的特點與分析; 2、(掌握)組合邏輯電路的設計與實現方式; 3、(熟悉)加/減法器、編/譯碼器、數據選擇器、數值比較器的 分析和設計方法。 (五)第五部分“時序邏輯電路的分析和設計” 1、(掌握)時序邏輯電路的特點; 2、(掌握)鐘控觸發器的基本特性和工作原理(R-S 觸發器、D 觸發器、J-K 觸發器); 3、(掌握)邊沿觸發器基本原理及特性; 4、(熟悉)時序電路的分類和描述; 5、(掌握)鐘控觸發器構成的常用時序電路(寄存器、移位寄存 器、計數器)分析; 6、(熟悉)常用小規模和中規模時序電路的分析與設計。 三、題型結構 考試包含多種題型:填空題、名詞解釋、證明題、簡答題、計算題、 和設計題。
免責聲明:本文系轉載自網絡,如有侵犯,請聯系我們立即刪除,另:本文僅代表作者個人觀點,與本網站無關。其原創性以及文中陳述文字和內容未經本站證實,對本文以及其中全部或者部分內容、文字的真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考,并請自行核實相關內容。
|