友情提示:本站提供全國400多所高等院校招收碩士、博士研究生入學考試歷年考研真題、考博真題、答案,部分學校更新至2012年,2013年;均提供收費下載。 下載流程: 考研真題 點擊“考研試卷””下載; 考博真題 點擊“考博試卷庫” 下載
1 2017 年碩士研究生入學 數字電子技術考試大綱(光學工程專業) Ⅰ、考查目標 1. 考查考生對數字電路的基本概念和基本定理的理解程度; 2. 考查考生應用數字電路的基本原理和方法對組合邏輯電路、時序 邏輯電路進行分析和設計的能力; 3. 考查考生對脈沖電路、A/D、D/A 轉換器工作原理的了解和對可編 程邏輯器件的應用程度。 Ⅱ、考試形式和試卷結構 一、試卷滿分及考試時間 本試卷滿分為 150 分,考試時間為 180 分鐘 二、答題方式 答題方式為閉卷、筆試 三、試卷內容結構 基礎知識 50 分 電路分析和設計 100 分 四、試卷題型結構 單項選擇題 30 分 (10 小題,每小題 3 分) 填空題 10 分 (5 個空,每空 2 分) 綜合應用題 110 分 五、參考書:《數字電子技術基礎》 閻石,第四版,高等教育出版社 2 Ⅲ、考查范圍 第一章 邏輯代數基礎 1、數制和碼制、各碼制之間的換算 2、邏輯代數中的基本運算和復合運算關系 3、邏輯代數中的基本公式和常用公式和三個基本定理 4、邏輯函數及其表示方法 5、邏輯函數的兩種標準形式 6、邏輯函數的公式化簡法 7、邏輯函數的卡諾圖化簡法 第二章 門電路 1、TTL 門電路 2、TTL 反相器的電路結構和工作原理 3、TTL 反相器的靜態輸入特性和輸出特性 4、TTL 門電路輸入端的的動態特性 5、其他類型的 TTL 門電路 6、COMS 反相器的工作原理 7、COMS 反相器的靜態輸入和輸出特性 8、其他類型的 COMS 門電路 第三章 組合邏輯電路 1、 組合邏輯電路的分析方法和設計方法 3 2、 若干常用的組合邏輯電路的功能及應用 2.1 編碼器 2.2 譯碼器 2.3 數據選擇器 2.4 加法器 2.5 數值比較器 第四章 觸發器 1、 觸發器的電路結構與動作特點 2、 觸發器的邏輯功能及其描述方法(各種觸發器的特性表及特性 方程) 3、不同邏輯功能的觸發器之間的轉換 第五章 時序邏輯電路 1、時序邏輯電路的分析方法 1.1、同步時序邏輯電路的分析方法 1.2、時序邏輯電路的狀態轉換表、狀態轉換圖和時序圖 1.3、簡單的異步時序邏輯電路的分析(通過畫時序圖分析電路的 邏輯功能) 2、若干常用的時序邏輯電路的功能和應用 2.1 寄存器和移位寄存器 2.2 計數器 2.3 順序脈沖發生器 4 2.4 序列信號發生器 3、同步時序邏輯電路的設計方法 第六章 脈沖波形的產生和整形 1、 施密特觸發器電路、特性、應用 2、 單穩態觸發器電路、特性、應用 3、 多諧振蕩器電路、特性、應用 4、 555 定時器及其應用 4.1、555 定時器的電路結構與功能 4.2、用 555 定時器接成的施密特觸發器 4.3、用 555 定時器接成的單穩態觸發器 4.4 用 555 定時器接成的多諧觸發器 第七章 半導體存儲器 7.1、只讀存儲器(ROM) 7.2、掩模只讀存儲器 7.3、可編程只讀存儲器(PROM) 7.4、可擦除的可編程只讀存儲器(EPROM) 7.5、隨機存儲器(RAM) 7.6、用存儲器實現組合邏輯函數 第八章 可編程邏輯器件 5 8.1、現場可編程邏輯陣列(FPLA) 8.2、可編程陣列邏輯(PLA) 8.3、通用陣列邏輯(GAL) 8.4、可擦除的可編程邏輯器件(EPLD) 8.5、現場可編程邏輯門陣列(FPGA) 8.6、PLD 的編程 8.7在系統可編程邏輯器件(ISP-PLD) 第九章 數-模和模-數轉換 1、D/A 轉換器 1.1 權電阻網絡 D/A 轉換器、倒 T 型電阻網絡 D/A 轉換器、權電流 型 D/A 轉換器電路原理及應用 1.2 D/A 轉換器轉換精度與轉換速度 2、A/D 轉換器 2.1 A/D 轉換的基本原理 2.2 取樣-保持電路 2.3 直接 A/D 轉換器 2.4 間接 A/D 轉換器 2.5 A/D 轉換器的轉換精度與轉換速度
免責聲明:本文系轉載自網絡,如有侵犯,請聯系我們立即刪除,另:本文僅代表作者個人觀點,與本網站無關。其原創性以及文中陳述文字和內容未經本站證實,對本文以及其中全部或者部分內容、文字的真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考,并請自行核實相關內容。
|